Altera Quartus é um sistema de software que permite a criação de circuitos lógicos digitais usando linguagens de descrição de hardware, como VHDL e Verilog . Quartus também permite simular o comportamento desses circuitos , para que você possa testar o projeto antes de cometê-lo a um banco programável de portas lógicas . Antes que você possa simular o comportamento do circuito , você deve compilar o código de linguagem de descrição de hardware em um arquivo de circuito Quartus . Isso pode levar muito tempo , mas isso pode ser acelerado , ativando a configuração de "Smart Compilation " . Coisas que você precisa
Altera Quartus II Web Edition
Show Mais instruções
1
Clique no ícone Altera Quartus II para iniciar o programa . Clique em "Arquivo" na barra de ferramentas principal e selecione "Abrir". Abra o projeto que você deseja acelerar . Alternativamente, você pode criar um novo projeto selecionando "New Project ". Este projecto vai estar vazio, mas você ainda pode fazer as mudanças necessárias para que, quando você adicionar um código VHDL, o seu tempo de compilação será otimizada .
< Br > 2
Clique "Tarefas" na barra de ferramentas principal. Clique em " Configurações" no menu que aparece. Aparece uma nova janela.
3
Clique em "Configurações " do processo de compilação na coluna do lado esquerdo da janela. O lado direito da página exibe várias configurações de compilação ajustáveis .
4
Clique na caixa ao lado de " Usar Smart Compilation " para ativar esse recurso . Isso força o compilador para ignorar a "Análise ", "Síntese " e "estágios mais eficientes" . Estes estágios lidar com a otimização do circuito digital para atender a uma parte específica do hardware. Eles são passos desnecessários para as fases iniciais de desenvolvimento do circuito digital, onde você pode estar fazendo muitas pequenas mudanças que exigem cada uma compilação para testar . Ao transformar esses estágios fora, você pode salvar um monte de tempo.