processadores de computador usar memória de acesso aleatório para armazenar os dados que você precisa para acessar rapidamente . A execução de programas e os resultados de cálculos são armazenados na memória RAM para que o computador não tem que se envolver com longa lê a partir do disco rígido para cada solicitação de dados. No entanto, o acesso a dados sobre a RAM não é instantânea : Engenheiros de computação calcular até mesmo o menor atraso no tempo quando se trata de acesso à memória. Quatro termos típicos usados para discutir a latência da memória são latência CAS , endereço Row para Delay Endereço Coluna, Linha Pré- Tempo de carga , e da linha Active Time . CAS Latency
memória RAM em arranja-se em uma matriz, ou uma matriz bidimensional com colunas e linhas. Ao tentar obter dados de RAM , o controlador define um endereço para a linha da memória. Em seguida , um endereço de coluna é inserida. O sinal CAS é ativado pelo controlador para aceder a esta coluna. Depois disso, alguns ciclos de relógio do computador ocorrer antes dos dados retorna ao controlador . O número de ciclos de clock neste período é o Strobe Coluna Endereço (CAS) Latência .
Morada Row para a Coluna Endereço Delay
Desde RAM é ordenada por linhas e colunas , um sinal separado tem de ocorrer para linhas e colunas . Isto é algo semelhante a uma grade de banco de dados , ou uma planilha do Excel: Para determinar o que reside em uma célula, você deve primeiro verificar a linha e , em seguida, verifique a coluna . O endereço de linha para a coluna Endereço Delay representa exatamente isso : O tempo entre quando um controlador de processador ou memória entra em um endereço de linha e quando o controlador entra na coluna Endereço
Row pré-carga Time.
Após uma operação de acesso à memória pelo controlador de memória , uma certa quantidade existirá um momento em que o controlador não pode selecionar outra linha. Isso inclui o tempo para selecionar uma linha , o endereço de linha de Delay endereço de coluna , ea latência CAS . Desta vez , chamado de Linha Pré- Tempo de carga , é o tempo mínimo necessário para selecionar uma nova linha a partir de uma operação de memória anterior.
Row tempo de ativação
Após o linha Pré-Carga o tempo é o tempo de ativação de linha. Este tempo representa o tempo entre um acesso de linha de uma operação do acesso de linha na próxima operação . Esta latência é distinta da Linha Pré-Carga em que este é o tempo após uma linha é selecionada , eo controlador de memória pode realmente acessar um valor de linha . O tempo de ativação de linha inclui a soma do CAS Latency , endereço Row para Delay Endereço Coluna e Linha Pré- Tempo de carga .