DDR , DDR2 e DDR3 são diferentes versões de memória de acesso aleatório (RAM). Este é o tipo de memória que armazena as informações do processador requer executar as operações previstas pelos aplicativos em uso atualmente. Todas as versões de DDR são baseados em SDRAM , que sincroniza o armazenamento e transferência de dados para ciclo de relógio do computador . Para entender melhor a família DDR de memória , é importante para entender tanto ciclo de clock e buffers de pré-busca , dois elementos-chave da operação de RAM. Ciclo relógio
Todos os computadores tem um relógio interno , na forma de um chip que contém um cristal que vibra a uma frequência consistente quando aplicada a energia eléctrica . Esta freqüência é conhecida como a taxa de clock . Cada vibração do cristal representa um ciclo de relógio . O ciclo de relógio é a menor quantidade de tempo em que o computador pode executar uma operação . A confiabilidade do clock permite a sincronização de atividades do computador , incluindo os de memória RAM e do computador Unidade Central de Processamento (CPU).
Prefetch Tampão
RAM é , essencialmente , um monte de interruptores elétricos ou " transistores ". Cada transistor está ligado a um condensador , o qual é capaz de armazenar carga . Um transistor bloqueia corrente fechada , deixando o seu capacitor vazio, representando, assim, um "0 ". Um transistor de aberta permite que a corrente flua através de , o seu condensador de carga de modo que ele representa um " 1 ". Os transistores estão situados em linhas e colunas . Em versões mais antigas de RAM , o computador teria que enviar um pedido diferente a cada vez que ele acessou dados sobre uma determinada linha . Um buffer de pré-busca não apenas lê os dados solicitados , mas também dados adjacentes a ele em sua linha , proporcionando assim o processador com mais dos " Datawords " É preciso por acesso à memória.
DDR
DDR significa Double Data Rate. Como SDRAM , opera a uma taxa de ciclo de relógio do computador . No entanto , ao contrário de SDRAM , ele pode transferir dados duas vezes por ciclo do relógio . Ele faz isso usando a subida e descida do sinal de clock , também conhecido como " bombeamento duplo" e empregando um buffer de pré-busca capaz de acessar dois Datawords de cada vez. Isso significa que ele pode armazenar e movimentar um valor na mesma quantidade de tempo que leva SDRAM fazer um ou o outro , dobrando a velocidade da memória.
DDR2
DDR2 também utiliza a mesma técnica de bombeamento duplo como DDR . Ele consegue ganhos de desempenho usando um buffer de pré-busca que recupera quatro Datawords por acesso à memória. Isso permite que a transferência de dados de quatro vezes por ciclo do relógio (em comparação com duas vezes , no caso de RDA ) . De acordo com o Bit- Tech.com , a sua maior eficiência permite que ele consome menos energia do que DDR .
DDR3
Como todas as outras formas de DDR , DDR3 transfere dados duas vezes por ciclo de clock . No entanto, seu buffer de pré-busca pode acessar oito Datawords de cada vez, de acordo com o Benchmark Reviews . Assim, pode transferir dados oito vezes por ciclo de clock , dando-lhe uma taxa máxima de transferência de dados duas vezes maior que DDR2 , utilizando menos energia .