Xilinx refere-se tanto para a empresa e os dispositivos de hardware e software feitos pela empresa . Xilinx faz matriz campo programmable gate ( FPGA ) chips que podem ser usados para uma variedade de necessidades . Entradas de relógio são estruturas comuns de programação que fornecem um impulso constante de um sistema de hardware ou software , tal como os utilizados em um semáforo tráfego . Há infinitas maneiras de usar uma entrada de clock com chips FPGA , mas o fundamental é definir a porta para que ele possa ser usado em circuito e desenho do programa . Coisas que você precisa
Xilinx FPGA pin diagrama
Mostrar Mais instruções
1
Rotular a entrada de clock no programa com um identificador reconhecível , como " CLK " ou " C. " Isso o diferencia formar outros insumos ou variáveis
2
Definir a entrada de clock como uma " PORT " específica com código da seguinte forma : ". ENTIDADE Exemplo iSport ( CLK: IN std_logic ); END Exemplo : " Isto diz o chip FGPA que" CLK "é uma porta lógica
3
Atribuir o . " CLK " porta lógica a um local físico em o dispositivo de FGPA . Use o diagrama do FGPA Xilinx você está usando para localizar o número da porta da entrada de clock . O código a seguir é uma atribuição exemplo: " NET " CLK " LOC =" P25 "," Isso atribui localização porta 25 para "CLK ".
< Br ( LOC) >